
Improving Efficiency and Reducing Clock Speed Requirement Simultaneously in Delta Sigma Modulator Transmitter
Improving Efficiency and Reducing Clock Speed Requirement Simultaneously in Delta Sigma Modulator Transmitter
نویسندگان :
ناصر عرفانی مجد ( دانشگاه شهید چمران اهواز-پردیس صنعتی شهدای هویزه ) , رضوان فانی ( دانشگاه شهید چمران اهواز-پردیس صنعتی شهدای هویزه )
چکیده
This paper introduces an architecture to enhance efficiency and reduce clock speed requirement of the Delta–Sigma Modulator (DSM)–transmitters. For this purpose the quantization noise reduction technique and time-interleaved parallel DSM are used. By using this combined technique with four-branch time-interleaved DSM for an long-term evolution (LTE) signal with 1.92 MHz bandwidth 7.8 dB peak to average power ratio (PAPR) and an oversampling ratio (OSR) of 16 the coding efficiency (CE) of transmitter is improved from 9.7% to 22.3% with 42dB signal to noise and distortion ratio (SNDR) while the clock speed is only 7.68 MHz. it is four times lower than the clock speed requirement of conventional DSM to achieve the same SNDRکليدواژه ها
Delta–sigma modulator (DSM) long-term evolution (LTE) coding efficiency (CE) signal to noise and distortion ratio (SNDR) power amplifier (PA).کد مقاله / لینک ثابت به این مقاله
برای لینک دهی به این مقاله، می توانید از لینک زیر استفاده نمایید. این لینک همیشه ثابت است :نحوه استناد به مقاله
در صورتی که می خواهید در اثر پژوهشی خود به این مقاله ارجاع دهید، به سادگی می توانید از عبارت زیر در بخش منابع و مراجع استفاده نمایید:ناصر عرفانی مجد , 1400 , Improving Efficiency and Reducing Clock Speed Requirement Simultaneously in Delta Sigma Modulator Transmitter , دومین کنفرانس پژوهش های کاربردی در مهندسی برق
دیگر مقالات این رویداد
تماس با ما
آدرس: اهواز، بلوار گلستان، دانشگاه شهید چمران اهواز
شمارههای تماس:
۳۳۳۳۰۰۱۹-۳۳۳۳۰۰۱۱-۰۶۱
نمابر: ۳۳۳۳۲۰۲۴
اداره روابط عمومی :
شماره تماس : ۳۳۳۳۵۸۶۰ - ۰۶۱
پست الکترونیک : Public@scu.ac.ir
© کلیه حقوق متعلق به دانشگاه شهید چمران اهواز میباشد. (همایش نگار نسخه 11.0.0)